Renesas Electronics Corporation, un proveedor de soluciones avanzadas de semiconductores, ha lanzado el controlador de reloj registrado (RCD) DDR5 de tercera generación y el controlador de reloj de cliente (CKD) de primera generación para servidores y sistemas cliente DDR5 DRAM emergentes.
Con estos nuevos controladores IC, Renesas sigue siendo el único proveedor que ofrece una cartera completa de interfaces de memoria DDR5 para módulos de memoria dual en línea (DIMM), placas base y aplicaciones integradas.
Los circuitos integrados DDR5 RCD y DDR5 CKD permiten DIMM de próxima generación con velocidades de hasta 6400 y 7200 megatransferencias por segundo (MT/s), respectivamente, un aumento con respecto a las velocidades de transferencia actuales de 5600 MT/s.
El RCD Renesas DDR5 Gen 3 está diseñado para DIMM registrados (RDIMM). CKD admite velocidades de hasta 7200 MT/s y es el primero de la industria en interactuar con DIMM de tamaño pequeño (SODIMM), DIMM sin búfer (UDIMM), DIMM para juegos de alto rendimiento y aplicaciones de memoria para plataformas de clientes.
"Como proveedor líder en la industria de productos de interfaz de memoria, Renesas continúa haciendo contribuciones notables para llevar el ecosistema de la memoria a nuevas fronteras de rendimiento y potencia", dijo Balaji Kanigicherla, vicepresidente corporativo y gerente general de la división de señales mixtas avanzadas. Soluciones ASIC. en Renesas. "Al desempeñar un papel integral en la definición e implementación de las especificaciones de la interfaz DDR5, Renesas continúa siendo un socio importante para los principales actores de SOC y DRAM del mundo para DIMM y la creación a nivel de sistema".
El controlador RCD almacena en búfer las selecciones de bus, chip y reloj de dirección de comando (CA) entre el controlador host y los módulos DRAM, y crea un bus BCOM para controlar el búfer de datos LRDIMM. El nuevo controlador mejora la compatibilidad con Decision Feedback Equalizer (DFE), aumentando las derivaciones DFE de cuatro a seis para mejorar el espacio libre del receptor, mientras que la compatibilidad con el bus de banda lateral I2C e I3C proporciona un contacto de control de acceso directo del registro.
CKD almacena el reloj entre el controlador host y la DRAM, lo cual es un nuevo requisito para los DIMM DDR5 que funcionan a velocidades de hasta 7200 MT/s para DIMM de cliente y aplicaciones con poca memoria.
El nuevo controlador de reloj admite acceso de banda lateral I2C e I3C para permitir el control asíncrono y proporciona acceso a palabras de control interno para configurar las capacidades del dispositivo y adaptarse a diferentes configuraciones SODIMM y UDIMM y aplicaciones de sistema con falta de memoria.
“Las plataformas basadas en Intel Xeon están diseñadas para soportar usos intensivos en memoria, como análisis predictivos que utilizan aprendizaje profundo y aprendizaje automático. RCD Gen 3 es un hito importante para la industria de la memoria, ya que ayuda a satisfacer las necesidades de ancho de banda y escalabilidad de nuestros clientes de centros de datos”, dijo el Dr. Dimitrios Ziakas, vicepresidente de Memoria y Tecnologías IO de Intel. “El controlador de reloj del cliente es una nueva iniciativa de la industria para mejorar aún más el DIMM del cliente. Renesas e Intel han colaborado con la industria para ayudar a garantizar la especificación e implementación del RCD Gen 3 y el controlador de reloj del cliente para satisfacer las necesidades del mercado”.