A procura por maior largura de banda e segurança na infraestrutura de rede, impulsionada pelo crescimento do trabalho híbrido e da distribuição geográfica das redes, está a redefinir as redes sem fronteiras. Liderada por aplicações de IA/ML, prevê-se que a largura de banda total da porta para 400G (gigabits por segundo) e 800G cresça a uma taxa anual superior a 50%, de acordo com o 650 Group.
Esse crescimento dramático está expandindo a transição para a conectividade 112G PAM4 além de apenas data centers em nuvem e switches e roteadores de provedores de serviços de telecomunicações para plataformas de comutação Ethernet corporativas.
A Microchip Technology está respondendo a esta inflexão do mercado com o portfólio META-DX2 Ethernet PHY (camada física), introduzindo uma nova família de PHYs META-DX2+.
Estas são as primeiras soluções do setor definidas para integrar 1,6T (terabits por segundo) de criptografia ponta a ponta de taxa de linha e agregação de portas para manter o espaço mais compacto na transição para a conectividade 112G PAM4 para switches Ethernet corporativos, dispositivos de segurança, roteadores de interconexão em nuvem e sistemas de transporte óptico.
“A introdução de quatro novos PHYs Ethernet META-DX2+ demonstra nosso compromisso em apoiar a transição da indústria para a conectividade 112G PAM4 alimentada por nosso retimer META-DX e portfólio PHY. Em conjunto com o nosso retimer META-DX2L, oferecemos agora um chipset completo para todas as necessidades de conectividade, desde reprogramação, caixa de velocidades, até funcionalidades PHY avançadas”, disse Babak Samimi, vice-presidente corporativo da unidade de negócios de comunicações da Microchip.
Samimi acrescentou: “Ao oferecer compatibilidade de hardware e software, nossos clientes podem aproveitar projetos arquitetônicos em seus sistemas corporativos, de data center e de comutação e roteamento de provedores de serviços que podem oferecer habilitação de recursos avançados, pague conforme necessário, incluindo end- segurança completa, agregação de portas multitaxa e registro de data e hora preciso por meio de um modelo de assinatura de software.”
A arquitetura configurável de caminho de dados 1.6T do META-DX2+ supera os próximos concorrentes em 2x em capacidade total da caixa de engrenagens e modos mux de chave de proteção 2:1 sem impacto habilitados por sua capacidade exclusiva ShiftIO. Os recursos flexíveis de agregação de porta XpandIO otimizam a utilização da porta do roteador/switch ao suportar tráfego de baixa taxa.
Além disso, os dispositivos incluem suporte IEEE 1588 Classe C/D Precision Time Protocol (PTP) para carimbo de data/hora preciso de nanossegundos necessário para 5G e serviços empresariais críticos. Ao oferecer um portfólio de retimers compatíveis com pegada e PHYs avançados com opções de criptografia, a Microchip permite que os desenvolvedores expandam seus projetos para adicionar MACsec e IPsec com base em um design de placa comum e Kit de Desenvolvimento de Software (SDK).
Os recursos diferenciados do META-DX2+ incluem:
- Duplo 800 GbE, quádruplo 400 GbE e 16x 100/50/25/10/1 GbE MAC/PHY
- Mecanismos MACsec/IPsec 1.6T integrados que descarregam a criptografia dos processadores de pacotes para que os sistemas possam escalar mais facilmente para larguras de banda mais altas com segurança de ponta a ponta
- Economia de placa superior a 20% em comparação com soluções concorrentes que exigem dois dispositivos para fornecer a mesma caixa de câmbio 1.6T e modos mux 2:1 sem impacto
- XpandIO permite agregação de portas de clientes Ethernet de baixa taxa em interfaces Ethernet de alta velocidade, otimizadas para plataformas empresariais
- O recurso ShiftIO combinado com um crosspoint integrado altamente configurável permite conectividade flexível entre switches externos, processadores e sistemas ópticos
- Variantes de dispositivos com 48 ou 32 Long Reach (LR) capazes de 112G PAM4 SerDes, incluindo programabilidade para otimizar potência versus desempenho
- Suporte para Ethernet, OTN, Fibre Channel e taxas de dados proprietárias para aplicações de AI/ML
“À medida que a indústria faz a transição para um ecossistema serial 112G PAM4 para roteadores e switches de alta densidade, a criptografia de taxa de linha e o uso eficiente da capacidade portuária tornam-se cada vez mais importantes”, disse Alan Weckel, fundador e analista de tecnologia do 650 Group, LLC. “A família META-DX2+ da Microchip desempenhará um papel importante na habilitação da criptografia MACsec e IPsec, otimizando a capacidade das portas com agregação de portas e conectando de forma flexível o silício de roteamento/switching às ópticas multi-taxa 400G e 800G.”
Assim como o retimer META-DX2L, a nova série de PHYs META-DX2+ pode ser usada com os FPGAs PolarFire da Microchip, o PLL de alto desempenho ZL30632, osciladores, reguladores de tensão e outros componentes que foram pré-validados como um sistema para ajudar a acelerar projetos em produção.